일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | |||||
3 | 4 | 5 | 6 | 7 | 8 | 9 |
10 | 11 | 12 | 13 | 14 | 15 | 16 |
17 | 18 | 19 | 20 | 21 | 22 | 23 |
24 | 25 | 26 | 27 | 28 | 29 | 30 |
- 맛집
- 반도체이론
- SVP
- 공간 전하 영역
- 반도체
- 삼성면접
- pn접합
- 점진적 도핑
- 공핍영역 넓이
- 전자농도
- 물리전자개론
- PN junction
- 당일치기
- 취업준비
- 과잉캐리어
- 반도체 소자
- PN diode
- 합격후기
- 삼성전자DS
- 반도체연구소
- EE204
- 삼성전자
- 홀
- 반도체소자
- DEPLETION REGION
- 무한리필
- 반도체 이론
- Lifetime
- 공핍영역
- minority carrier
- Today
- Total
목록전체 글 (53)
쿠크다스 멜랑쥬
from selenium import webdriverfrom selenium.webdriver.common.by import Byfrom selenium.webdriver.common.keys import Keys# 웹드라이버 설정driver = webdriver.Chrome()# 구글 홈페이지 열기driver.get("https://www.google.com")# 검색창 찾기search_box = driver.find_element(By.NAME, "q")# 검색어 입력 및 엔터키 누르기search_box.send_keys("Python Selenium")search_box.send_keys(Keys.RETURN)# 검색 결과 출력results = driver.find_elements(By.CSS_S..
SiGe and Si Strained-Layer Epitaxy for Silicon Heterostructure Devices-SiGe란?Si 격자구조에서 일부 Si 대신 같은 4족인 Ge을 추가해서 형성된 화합물-Epitaxy란?Deposition의 한 종류. Epitaxy는 substrate와 동일한 격자구조로 성장시키는 기술을 의미한다-SiGe를 사용하는 이유CMOS 中 PMOS의 Hole mobility를 증가시키기 위함-SiGe 원리Si와 Ge 의 lattice constant 차이(~4%)로 인해 발생되는 Strain(compressive stress)이 hole의 effective mass를 감소시킴(Strain → 전자가 loosely binded → E-k diagram에서 degener..
2년전에 취업했던 과정이 너무 아까워서 일기처럼 남긴 글들인데, 생각보다 많은 사람들이 읽어주시고 도움이 되셔서 보람이 있는 요즘입니다. (그런 놈이 구글 애드센스는 왜 달았냐고 생각되기는 하는데 하루에 200원 정도 벌리니까 도움이 되셨으면 실수로 광고 클릭하고들 가시죠)공지 메일에 써져있듯이, 문의메일이 가끔 날라오면 최대한 답변해드릴려고 노력합니다. 주로 면접시즌에 많이 날라오죠. 지금 면접시작했어서 그런가 최근에 많이 보내주셨더라구요. 요즘 회사일이 너무 바빠서 확인 못하다가 부장님이 면접관으로 들어가신다길래 혹시 하고 들어가봤는데 조금 밀려있더라구요 ㅎ......후다닥 답변메일 보내드렸는데 갑자기 저도 취준할때가 생각나서 재미있었습니다. 그때 저도 현직에 아는 사람이 없었고, 면접준비도 졸업준비..
나도 그랬었고 많은 취업 준비생들이 하는 고민중 하나가 "어느 사업부 어느 직무를 선택해야 하는가?" 이라고 생각한다. 보통 합격을 위해서 각 사업부별 T.O도 찾아보고, 자신의 전공이나 경험들과의 적합성도 알아보기에 바쁠 것이다. 내가 다시 취준생 입장이라면 사업부와 직무를 어떻게 선택할 것인지 적어보자 0. 자기 객관화(?) 하기 내가 삼성전자 DS에 가기위해 해왔던 모든 것들을 정리해보자. 가능한 객관적으로! 그 다음으로는 했던 경험들을 기반으로 반도체 업에서 하고싶은 것도 간략하게 정해놓으면 편할 것 같다. 1.전공 / 수강한 과목 전공: 전자공학과 / 화학공학과 수강과목 (반도체 관련): 반도체나노구조, 반도체공정실험, 반도체집적기술, 이종집적반도체소자, 회로이론, 전자기학,열역학, 융합캡스톤디..
Chapter 8. PN Junction Diode 이전 단원에서는 '열평형'과 '역전압'상태에서의 PN접합 - 에너지밴드, Built-in potential barrier, 공핍영역과 전기장에 대해 알아보았다. 이번 단원에서는 역전압이 아닌, '순전압'에서 PN접합과 'I-V 특성'에 대해 알아볼 것이다. [8.0 Preview] ■ PN 다이오드에 순접압이 걸리는 상황에 대해 알아볼 것이다 - 전기장, 전위, carrier움직임 등 ■ 순전압이 걸리는 상황에서 excess minority carrier의 거동에 대해 알아 볼 것이다 ■ I-V 특성 그래프를 그려볼 것이다 ■ 지금까지의 가정 - Low level injection이 아닌 비이상적인 상황(non-ideal effect)에 대해 다루어 볼..
[7.4 Junction Breakdown] 요 내용은 8장 PN 접합에서의 전류를 배우고 나서 다시 할 예정이다. 간단하게 말하면 PN 접합에서 역전압을 걸어주었을때 전류가 통하는 상황을 의미하며 1.(Zener)고농도 도핑으로 인해 터널링효과를 유도하거나 2.(Avalanche)과도한 전압을 걸어주었을때 공핍영역을 건너 전류가 흐르게 된다. 농도가 높을때는 Zener dominant, 그 이하 농도에서는 Avalanche dominant하다. [*7.5 Non-uniformly Doped Junction] 이전까지는 PN 접합의 가정으로 1.uniformly doped 2.step junction 을 적용하였다. 하지만 현실에서 반도체를 가정한것 처럼 만들기는 쉽지 않다. 이번 단원에서는 기존 가정이..
[7.3 역전압이 걸린 경우 Reverse Applied Bias] 이 때까진 PN 접합에 아무런 외력을 가하지 않은 상태만 살펴보았다.이제 양단에 전압을 걸어주는 상황에서 어떤 특징을 갖는지 알아보자. 그전에, 전압의 순방향과 역방향에 대해 정의하고 가자. 순방향: (+) P | N (-) 역방향: (-) P | N (+) 순방향의 경우 p영역에 (+) 전압이 걸리면 p영역의 에너지밴드는 더 낮아지고 n영역의 에너지밴드는 높아져서 결국 \(V_{bi}\)는 감소함을 유추할 수 있다. 반대로 역방향은 같은 원리로 \(V_{bi}\)가 높아짐을 유추 할 수 있다. (**에너지밴드는 전자의 에너지를 나타내는 척도라고 생각할 수 있다. 따라서 전자의 에너지를 공급해주는 음의 전압이 걸리는 쪽은 에너지밴드가 높..
Chapter 7. PN Junction 이때까지 물리전자를 공부하면서 우리는 반도체를 구성하는 물질의 기초적인 특성에 대해 공부하였다. 전자와 정공, 평형상태, 페르미 에너지 레벨, 준 평형상태, 비평형상태, 외인성 반도체, p-type, n-type, 등등 이번 단원에서는 현대 반도체의 기본이 되는 구조인 PN접합에 대해 알아볼 것이다. [7.0 Preview] ■ [가정] P,N 지역이 균일하게(uniformly) 도핑되어 있고 경계는 1차원 Step Junction을 이루고 있다. Majority carrier 농도는 doping 농도와 동일하다. ■ 평형상태에서의 PN접합 에너지 밴드를 알아 볼 것이다. ■ PN접합의 공핍층(Depletion region, Spcae Charge region)에..